[전기전자工學] 플립플롭(Flip-Flops)에 관해
페이지 정보
작성일 23-01-30 11:14본문
Download : [전기전자공학] 플립플롭(Flip-F.pptx
기억장치, 계수기, 데이터 처리 장치 등에 많이 쓰인다.
출력이 “0” 또는 “1”의 두개의 안정된 상태를 가지는 쌍 안정 멀티 바이브레이터(M/V)라고도 한다.
순서
전기전자공학,플립플롭,Flip-Flops
상승 에이지 : 클럭 입력의 상승구간 즉, “0”상태에서 “1”상태로 천이할 때 출력이 변화 한다
NAND는 AND 게이트에 NOT이 결합된 것이다. 두 개의 출력은 반드시 보수관계에 있어야 한다.
설명
두 개의 출력은 반드시 보수관계에 있어야 한다.
Download : [전기전자공학] 플립플롭(Flip-F.pptx( 39 )
다.
NOR는 OR 게이트에 NOT이 결합된 것이다.
순서논리회로의 기본이 되며 정보를 기억할 수 있다. 순서논리회로의 기본이 되며 정보를 기억할 수 있다.
즉, 입력 중 하나라도 “1” 이 있으면 결과는 “0” 이고, 입력이 모두 “0” 일 경우만 출력이 “1” 이다.
레포트 > 공학,기술계열
출력이 “0” 또는 “1”의 두개의 안정된 상태를 가지는 쌍 안정 멀티 바이브레이터(M/V)라고도 한다.
Enable : 직류 전압 레벨이 “1”(High)상태에서 출력이 변화 한다.
기억장치, 계수기, 데이터 처리 장치 등에 많이 쓰인다.
Disable : 직류 전압 레벨이 “1”(High)상태에서 출력이 변화 한다.
![[전기전자공학] 플립플롭(Flip-F-7043_01.jpg](https://sales.happyreport.co.kr/prev/201406/%5B%EC%A0%84%EA%B8%B0%EC%A0%84%EC%9E%90%EA%B3%B5%ED%95%99%5D%20%ED%94%8C%EB%A6%BD%ED%94%8C%EB%A1%AD(Flip-F-7043_01.jpg)
![[전기전자공학] 플립플롭(Flip-F-7043_02_.jpg](https://sales.happyreport.co.kr/prev/201406/%5B%EC%A0%84%EA%B8%B0%EC%A0%84%EC%9E%90%EA%B3%B5%ED%95%99%5D%20%ED%94%8C%EB%A6%BD%ED%94%8C%EB%A1%AD(Flip-F-7043_02_.jpg)
![[전기전자공학] 플립플롭(Flip-F-7043_03_.jpg](https://sales.happyreport.co.kr/prev/201406/%5B%EC%A0%84%EA%B8%B0%EC%A0%84%EC%9E%90%EA%B3%B5%ED%95%99%5D%20%ED%94%8C%EB%A6%BD%ED%94%8C%EB%A1%AD(Flip-F-7043_03_.jpg)
![[전기전자공학] 플립플롭(Flip-F-7043_04_.jpg](https://sales.happyreport.co.kr/prev/201406/%5B%EC%A0%84%EA%B8%B0%EC%A0%84%EC%9E%90%EA%B3%B5%ED%95%99%5D%20%ED%94%8C%EB%A6%BD%ED%94%8C%EB%A1%AD(Flip-F-7043_04_.jpg)
![[전기전자공학] 플립플롭(Flip-F-7043_05_.jpg](https://sales.happyreport.co.kr/prev/201406/%5B%EC%A0%84%EA%B8%B0%EC%A0%84%EC%9E%90%EA%B3%B5%ED%95%99%5D%20%ED%94%8C%EB%A6%BD%ED%94%8C%EB%A1%AD(Flip-F-7043_05_.jpg)
[전기전자工學] 플립플롭(Flip-Flops)에 관해
즉, 어느 하나라도 “1” 이면 결과가 “0” 이고, 모두 “0” 이면 결과가 “1” 이 된다
하강 에이지 : 클럭 입력의 하강구간 즉, “1”상태에서 “0”상태로 천이할 때 출력이 변화 한다.